Ви є тут

Исследование и разработка методов повышения производительности интегральных схем реконфигурируемых вычислительных систем

Автор: 
Артамонов Дмитрий Сергеевич
Тип роботи: 
кандидатская
Рік: 
2010
Кількість сторінок: 
211
Артикул:
232843
179 грн
Додати в кошик

Вміст

Введение.
Глава 1. Анализ принципов построения ИС РВС и выявление причин, ограничивающих их производительность.
1.1 роблсмы многоядерных процессоров
1.2 Реконфигурируемые вычислительные системы.
1.3 Сравнение архитектур РРвА ПЛИС и ИС РВС
1.4 Обзор существующих архитектур ИС РВС.
1.5 О перспективах развития однородных вычислительных сред.
1.6 Анализ факторов, ограничивающих производительность ИС РВС
1.6.1 Архитектура процессорного элемента и его функциональность
1.6.2 Оптимизация затрат аппаратных ресурсов матрицы вычислительной системы
1.6.3 Топология межпроцессорных связей и коммутационная логика.
1.6.4 Организация процесса загрузки конфигурационных данных в ПЭ ИС РВС.
1.7 Выводы.
Глава 2. Методика анализа ИС РВС. Решение проблемы ограниченного функционального спектра ПЭ ИС РВС
2.1 Программное средство, обеспечивающее анализ моделей ИС РВС.
2.2 Функциональная модель ИС РВС
2.2.1 Основные элементы для создания высокоуровневой модели ИС РВС
2.2.2 Создание модели ПЭ
2.2.3 Создание схемышаблона
2.2.4 Разработка схемымакроса
2.3 Методика комплексного анализа ИС РВС
2.4 Разработка структурной схемы ПЭ ИС РВС
2.4.1 Требования к ПЭ ИС РВС
2.4.2 Выбор модели аппаратной реализации операционного блока ПЭ ИС РВС
2.4.3. Разработка структурной схемы многофункционального мультипликативного устройства.
2.4.4 Структурная схема ПЭ.
2.5 Выводы
Глава 3. Метод обеспечения аппаратной поддержки альтернативных вычислений наИС РВС.
3.1 Проблема низкой эффективности использования аппаратных ресурсов ИС РВС в случае реализации на них вычислительных структу р с ветвлением
3.2 Схемотехническая реализация альтернативных вычислений на ПЭ ИС РВС. .
3.3 Сравнение производительности базовой и модифицированной ИС РВС
3.4 Выводы.
Глава 4. Решение проблемы простоя системы, связанного с транзитом данных через
неактивные ПЭ ИС РВС. Оптимизированная топология межпроцессорных связей
ИС РВС .
4.1 Исследование зависимости времени простоя ИС РВС от количества активных задач и типа их размещения.
4.2 Выбор оптимального типа топологии системы межсоединений ПЭ ИС РВС.
4.2.1 Основные характеристики топологии системы связей ПЭ ИС РВС.
4.2.2 Модель, используемая для оценки характеристик топологии сети межсоединений ИС РВС.
4.2.3 Методика выбора оптимальной топологии накристальной системы межпроцессорных связей ИС РВС
4.2.4 Сравнения характеристик различных вариантов топологий системы межсоединений ПЭ ИС РВС
4.2.5 Оптимизация топологии сети межпроцессорных соединений ИС РВС на уровне регулярных связей в рамках статической конфигурации.
4.2.5 Оптимизация топологии сети межпроцессорных соединений ИС РВС на уровне нерстулярных глобальных коммутационных ресурсов.
4.3 Выводы.8.
Глава 5. Метод обеспечения динамической частичной реконфигурируемост и аппаратуры ИС РВС.
5.1 Конфигурация процессорного элемента.
5.2 Статический режим загрузки конфшурационных настроек в аппаратуру ИС РВС.
5.3 Динамическая частичная реконфигурируемость аппаратуры ИС РВС
5.4 Обеспечение динамической комму тации схеммакросов прикладных задач
5.5 Выводы
Глава 6. Апробация результатов исследований в составе прототипа ИС РВС, реализованного в ПЛИС Хпх.
6.1 Архитектура прототипа ИС РВС.
6.1.1 Режимы работы прототипа ИС РВС.
6.1.2 Реализация прототипа ИС РВС
6.2 Плата прототипа ИС РВС.
6.3 Архитектгра экспериментального стенда.
6.4 Комплексная программноаппаратная верификация ИС РВС
6.5 Оценка характеристик ИС РВС
6.6 Выводы.
Заключение
Список используемых источников