СОДЕРЖАНИЕ
Стр.Введение
Раздел 1. Анализ современных структур микропрограммных автоматов
1.1. Методы реализации устройств управления 1.2. Организация и функционирование композиционных микропрограммных устройств управления
1.3. Иерархическая организация памяти в вычислительных системах
1.4. Постановка основных задач исследований _Выводы _
Раздел 2. Разработка структур микропрограммных автоматов с кэшированием сигналов _
2.1. Метод определения параметров структур микропрограммных автоматов с кэш-памятью
2.2. Разработка структур композиционных микропрограммных устройств управления без
разделения кодов с кэшированием сигналов
2.2.1. КМУУ с общей памятью и кэшированием _2.2.2. КМУУ с преобразованием адреса и кэшированием 2.2.3. КМУУ с кодированием логических условий и кэшированием
2.3. Общий подход к оценке эффективности использования модуля кэш-памяти _
Выводы _
Раздел 3. Разработка моделей микропрограммных автоматов с кэшированием сигналов _
3.1. Общий подход к построению моделей 3.2. Особенности VHDL-моделирования структур КМУУ с кэш-памятью _
3.3. Разработка логической модели модуля кэш-памяти микрокоманд с прямым отображением данных
3.3.1. Разработка алгоритма функционирования модуля кэш-памяти
3.3.2. Разработка общей структуры модуля кэш-памяти _3.3.3. Разработка VHDL-описания модуля кэш-памяти 3.4. Разработка логической модели композиционного микропрограммного устройства управления с общей памятью и кэшированием микрокоманд
3.4.1. Разработка общей структуры синтезируемой части устройства управления
3.4.2. Разработка VHDL-описания синтезируемой части 3.4.3. Разработка структуры и VHDL-описания моделирующей части устройства управления _
3.5. Моделирование работы КМУУ с общей памятью и кэшированием микрокоманд
3.6. Разработка функциональной модели КМУУ с кэшированием микрокоманд _
Выводы _
Раздел 4. Исследование структур микропрограммных автоматов с кэшированием сигналов _
4.1. Краткая характеристика методов исследований 4.2. Исследование эффективности по быстродействию 4.2.1. Определение аргументов 4.2.2. КМУУ с общей памятью и кэшированием _4.2.3. КМУУ с преобразованием адреса и кэшированием 4.2.4. КМУУ с кодированием логических условий, одним преобразователем кодов и кэшированием _
4.2.5. КМУУ с кодированием логических условий, двумя преобразователями кодов и кэшированием
4.3. Исследование аппаратурных затрат в модуле кэш-памяти 4.4. Исследование влияния параметров кэш-памяти на вероятность кэш-попаданий
Выводы _Заключение Список
- Київ+380960830922