Введение
Глава 1. Аналитический обзор существующих средств умножения чисел и сущность предлагаемого подхода.
1.1. Общие сведения. Краткая история.
1.2. Особенности классификации методов умножения
1.3. Средства аппаратном поддержки методов умножения.
1.3.1. Аппаратная поддержка методов умножения в универсальных процессорах фирмы 1те1.
1.3.2. Аппаратная поддержка методов умножения в Р1ЯС процессорах
1.3.3. Аппаратная поддержка методов умножения в ПЯР
1.3.4. Аппаратная поддержка методов умножения в ПЛИС.
1.3.5. Аппаратная поддержка методов умножения в специализированных устройствах
1.4. Программная поддержка методов умножения.
1.5. Побудительные причины исследования и сущность предлагаемого подхода к созданию устройств умножения.
1.6. Выводы
Глава 2. Разработка математические модели умножителя.
2.1. Основные принципы организации процесса умножения
2.2. Основные понятия параллельных вычислений
2.3. Алгоритмы параллельных подстановок
2.3.1. Алфавит, слово, переменное и обобщнное слово.
2.3.2. Определение подстановки, параллельные подстановки
2.4. Построение модели данных
2.5. Разработка математической модели процесса символьного
умножения
2.6. Выводы
Глава 3. Разработка алгоритма, реализующего способ умножения, его проверка с использование математических моделей и экспериментальных данных
3.1. Построение последовательного алгоритма умножения
3.2. Построение параллельного синхронного алгоритма умножения.
3.3. Построение параллельного асинхронного алгоритма умножения.
3.4. Проверка способа умножения с использованием искусственных и полученных в результате математического моделирования данных
3.5. Оценка скорости работы алгоритмов при реализации на универсальных процессорах.
3.6. Выводы.
Глава 4. Исследование и разработка аппаратных средств метода символьного умножения.
4.1. Специализированное устройство 1. Параллельный синхронный умножитель.
4.2. Специализированное устройство 2. Параллельный асинхронный умножитель
4.3. Выводы.
Глава 5. Оценка скоростных характеристик разработанных
специализированных устройств
5.1. Краткое описание устройства аналога, реализующего
синхронное матричное умножение
5.1.1. Структура и алгоритм работы устройства синхронного
матричного умножения
5.1.2 быстродействие устройства аналога синхронного матричного умножения
5.2. Быстродействие предлагаемого устройства параллельною синхронного умножения
5.3. Быстродействие предлагаемого устройства параллельного асинхронного умножения.
5.4. Выводы 1 1
Заключение
Список использованных источников
- Київ+380960830922