Ви є тут

Разработка и исследование методов логического синтеза быстродействующих цифровых КМОП БИС

Автор: 
Исаева Татьяна Юрьевна
Тип роботи: 
кандидатская
Рік: 
2002
Кількість сторінок: 
135
Артикул:
59082
179 грн
Додати в кошик

Вміст

Оглавление
Введение.
Глава Г Анализ методов логического синтеза КМ схем с применением В
технологии
1.1 Диаграммы двоичных решений и их основные свойства.
1.1.1 Основные понятия
1.1.2 Обоснование выбора ВООтехнологии.
1.1.3 равила сокращения ВПЮ для получения минимизированного канонического представления.
1.1.4 Выбор порядка переменных разложения
1.1.5 Используемые обозначения
1.2 Анализ современного состояния ВИОтехнологии в применении к логическому синтезу.
1.2.1 Основные принципы синтеза схем логических функций в В1Ппредставлении
1.2.2 Соответствие ВОР схемам в базисах логических элементов
1.2.3 Соответствие ВЕЛ схемам на транзисторном уровне
1.2.4 Разложение Шеннона и метод каскадов.
1.2.5 Использование ВГЮ как исходного представления для синтеза схем на уровне логических элементов
1.2.6 Основные методы декомпозиции логических функций, реализованные по ВЕПпредставлению логических функций
1.2.7 Основные задачи развития методов декомпозиции для логического синтеза
1.2.8 Анализ методов синтеза транзисторных КМОП схем с применением ВГ0тсхнологии
1.2.9 Основные задачи развития методов синтеза транзисторных КМОП схем с применением В11технологии
1.3 Выводы по главе.
I лава 2. Разработка метода и алгоритмов декомпозиции логических функций,
ориентированных на оптимизацию синтезируемых схем по быстродействию.
2.1 Разработка метода декомпозиции логических функций, ориентированного на
оптимизацию ВЮредставления систем логических функций но глубине
2.1.1 1 остановка задачи
2.1.2 Схема декомпозиции логической функции в соответствии с полным разрезом
2.1.3 Схема декомпозиции логической функции в соответствии с неполным разрезом
2.1.4 Построение декомпозиционных функций
2.1.5 Обоснование предложенного преобразования.
2.2 Разработка и реализация алгоритма декомпозиции логических функций,
основанного на применении предложенного метода декомпозиции
2.2.1 Основные шаги алгоритма декомпозиции.
2.2.2 Внутреннее представление .
2.2.3 Реализация основных операций на
2.2.4 Подпрограмма выбора разреза
2.2.5 Алгоритм оптимизированного выбора кодирования
2.2.6 Построение для внешней функции декомпозиции
2.2.7 Построение для внутренних функций декомпозиции.
2.3 Разработка и реализация итеративного алгоритма декомпозиции для функций
переноса арифметическою блока
2.3.1 Применение базового алгоритма декомпозиции к специального вида.
2.3.2 Разработка алгоритма преобразования в пирамидальную структуру для схем
арифметического переноса.
2.4 Выводы по главе
Глава 3. Разработка метода синтеза КМОП схем на транзисторном уровне на базе
представления логических функций.
3.1 I Остановка задачи.
3.2 Абстрактная контактная схема как модель КМОП схемы.
3.2.1 Представление ло1 ических функций контактными схемами
3.2.2 Соответствие контактных схем КМОП схемам на транзисторном уровне.
3.2.3 Определение обобщенной контактной схемы
3.2.4 Соответствие между и контактными схемами.
3.3 Исследование и формулировка принципов прямого отображения в
контактную схему.
3.3.1 Определение понятия слабых и сильных ребер .
3.3.2 Формулировка и доказательство критериев допустимости замены контакта на
проводник
3.3.3 Формулировка и доказательство критериев допустимости замены контакта на
изолятор.
3.4 Разработка алгоритма отображения в контактную схему.
3.4.1 Выбор стиля синтеза и основною критерия оптимизации
3.4.2 Краткая характеристика разработанного алгоритмасинтеза КМОП схем
3.4.3 Внутреннее представление и реализация основных операций
3.4.4 Реализация основных операций на
3.4.5 Алгоритм построения контактной схемы, заданной размеченной .
3.4.6 Алгоритм построения КМОП схемы по контактной схеме, заданной размеченной .
3.5 Выводы по главе
Глава 4. Применение разработанных алгоритмов и полученные результаты
4.1 Проектирование структуры быстрых сумматоров с использованием алгоритмов декомпозиции
4.1.1 Структура последовательного сумматора
4.1.2 Преобразование модели
4.1.3 Отображение построенной модели на КМОП схему.
4.1.4 Результаты моделирования для схем арифметических функций.
4.1.5 Структура схемы функции переноса сумматора в зависимости от выбора
разреза
4.2 Примеры применения алгоритма синтеза КМОП схем по .
4.2.1 Результаты для набора тестовых функций от 3 переменных.
4.2.2 Результаты для тестов .
4.3 Выводы по главе.
Заключение
Список литературы